makefile - 将调用参数传递给 Makefile 中的另一个函数

标签 makefile gnu-make

我想要一种将参数传递给 call 的方法在 Makefile 规则中调用并将其传递给内置函数,在本例中为 wildcard .

这似乎不起作用:

MODULE_OBJS = $(patsubst %.cc, %.o, $(wildcard $(1)/*.cc))

lib%.a: $(call MODULE_OBJS, %)
    @echo $@ : $^

在这种情况下,我期望 make libfoo.a打印与在 foo/下找到的 .cc 文件相对应的 .o 文件列表,但没有打印任何内容。参数到达那里,因为如果我附加 $(1) MODULE_OBJS 的末尾 % 的值被打印出来,但在传递给 wildcard 时似乎丢失了.

最佳答案

您需要了解 make 将执行 $(call MODULE_OBJS, %) 它甚至开始构建依赖树之前,您无法使用模式规则完成此操作.您可以使用 eval hackery,但有理由反对尝试对 make 过于聪明。

像下面这样的东西很容易维护

MODULE_OBJS = $(patsubst %.cc, %.o, $(wildcard $(1)/*.cc))

libfoo.a: $(call MODULE_OBJS, foo)

lib%.a:
    @echo $@: $^

但在尝试了生成库和二进制依赖项的巧妙方法之后,我更喜欢简单地明确列出它们。

关于makefile - 将调用参数传递给 Makefile 中的另一个函数,我们在Stack Overflow上找到一个类似的问题: https://stackoverflow.com/questions/43790305/

相关文章:

c - Makefile 没有目标规则

linux - 'all' 需要 Makefile 错误 : No rule to make target, 。停止

perl - 为什么安装 Scrappy 时 CPAN 安装失败?

python - 在Makefile中使用空格干净地处理文件路径

c - 添加 Makefile.in a -DVARIABLE linux

cygwin - 从 GNUMakeFile 调用 Windows 批处理文件

c++ - 如何避免忘记 make/CMake 中的依赖关系?

c - 'All' 在 Makefile 中属于什么地方?

makefile - 如何修复 "debian-rules-is-dh_make-template"?

makefile - 为具有多个依赖项的单个目标编写 Makefile 规则