module - verilog 看不到我的功能

标签 module compiler-errors verilog alu

    module fa(a,b,cin,cout,sum);
        input a;
        input b;
        wire bxor;
        input cin;
        output cout;
        output sum;

        assign  bxor = b ^ cin;
        assign  sum  = ((a^bxor)^(cin));
        assign  cout = ((a&bxor)|((a^bxor)&cin));
endmodule

module rca(a,b,cin,cout,sum);
        input cin;
        output cout;
        output [7:0] sum;
        input [7:0] a, b;
        wire c[6:0];     

        fa first(a[0],b[0],cin,c[0],sum[0]);
        fa second(a[1],b[1],c[0],c[1],sum[1]);
        fa third(a[2],b[2],c[1],c[2],sum[2]);
        fa fourth(a[3],b[3],c[2],c[3],sum[3]);
        fa fifth(a[4],b[4],c[3],c[4],sum[4]);
        fa sixth(a[5],b[5],c[4],c[5],sum[5]);
        fa seventh(a[6],b[6],c[5],c[6],sum[6]);
        fa eighth(a[7],b[7],c[6],cout,sum[7]);
endmodule

module alu_op(a,b,op,out);
        input [7:0] a, b;
        input [2:0] op;
        output [7:0] out;
        output reg out1;

        always @ (op or a or b)
                case (op)
                        3'b000 : out1 = fa(a, b, op[0], op[0], out);
                        3'b001 : out1 = fa(a,b,op[0], op[0], out);
                        //3'b010 : out = shift shifter (a[7:0],b[7:0],out[7:0]);
                        3'b011 : out1 = a ^ b;
                        3'b100 : out1 = a | b;
                        3'b101 : out1 = a & b;
                endcase
endmodule

我认为这是因为您不能在 case 语句中调用函数。我对此完全陌生,不知道该怎么做。我基本上是在做一个alu,前两个案例应该做add和sub。

当我编译时,我得到:
alutester.vl:66: error: No function fa in this context (alu.utt).
alutester.vl:67: error: No function rca in this context (alu.utt).

我不知道为什么。有人能帮助我吗?

最佳答案

您没有名为 fa 的函数,您创建了一个名为 fa 的模块(它们不是同一件事)。而且你不能在程序 block 内实例化模块。

也不清楚你想用这些模块做什么。我不确定这意味着什么
out1 = fa(a, b, op[0], op[0], out);
首先,您将 op[0] 绑定(bind)到 cin 和 cout,这似乎是错误的,并且不清楚 out1 是什么值应该采取。它应该得到加法器的总和输出吗?如果您想从 fa 的某个输出中取出 out1,则在 always block 之外对其进行实例化,并在您想要的情况下将 out1 设置为等于来自模块的线。

关于module - verilog 看不到我的功能,我们在Stack Overflow上找到一个类似的问题: https://stackoverflow.com/questions/20221630/

相关文章:

python - timeit 模块中的 Reindent(),帮助 ('timeit' )不显示函数名称。为什么?

javascript - "import * as"是否比特定的命名导入效率低?

python - 从模块导入*导入模块==?

字符串常量之前预计出现 c 编程错误 ‘;’ 、 ‘,’ 或 ‘)’

node.js - Discord.js 错误 - 找不到模块

verilog - verilog 中的总线表示法

python - 在 kivy 中使用 pyo 时遇到问题

php - 定义类时,Eclipse升级到Oxygen会导致错误消息

verilog 生成 if/else

verilog - 如何将向量传递给模块而不改变值?