performance - 是否可以为 RTL 创建基于硬件的合成器?

标签 performance algorithm optimization vhdl verilog

我想 build 一个 synthesis基于专用硬件的工具,以加速 RTL 的开发。

  1. 是否有任何基于硬件的平台可以合成 RTL?
  2. 可以近似估计它与 Synopsis 相比有多快吗?工具

想法是对 vhdl/verilog/netlist 合成器进行某种引导,这是一个平台,可以在 HW 中实现一个大状态机,使所有 RTL 敏感(Writing a compiler in its own language 显示了 SW 世界的接近想法)。

最佳答案

一如既往,当问题预设为“在硬件中执行”时,答案总是必须是“显示硬件将修复哪些瓶颈以及如何 ”。除非您对问题有足够的了解,能够以不仅仅是挥手的方式回答该问题,否则一切都是猜测。

正如另一个人所指出的那样 - 如果它(在财务上)是明智的,那么已经有足够大的市场让沮丧的工程师等待合成完成,它已经存在了。

如果它只是为了一个有趣的项目,那么当然,有它:)

关于performance - 是否可以为 RTL 创建基于硬件的合成器?,我们在Stack Overflow上找到一个类似的问题: https://stackoverflow.com/questions/15022316/

相关文章:

linux - block 文件写入的优点是什么

string - 给定一组单词,你如何识别 "n"组字母,以帮助你从原始列表中生成最大数量的完整单词?

optimization - Mathematica : Commands return no output, 但它本身。漏洞?

optimization - 将 offsetof() 优化为常数值?

php - MySQL:键/值存储查询优化

javascript - 正则表达式从 URL 中提取匹配的字符串(工作,更好的解决方案?)

mysql - 为什么字符集从utf8mb4改为utf8后表的索引存储大小变大?

java - 如何应对概率类型的编程挑战?

algorithm - 非独特代表系统可以有效解决吗?

algorithm - 如何快速计算高维向量之间的距离